## Sistemas Reconfiguráveis Eng. de Computação

Profs. Francisco Garcia e Antônio Hamilton Magalhães

Aula 8 - Código sequencial em VHDL

### Códigos em VHDL



Vimos anteriormente que existem dois tipos de código em VHDL:

- Código concorrente (paralelo)
- Código sequencial

Até aqui estudamos o código concorrente.

A partir dessa aula estudaremos o código sequencial

### Código sequencial



- A linguagem VHDL é inerentemente concorrente (paralela).
- Dessa forma, o código sequencial deve estar dentro de uma estrutura chamada PROCESS.
- O PROCESS é uma estrutura do código concorrente. Assim, se em uma ARCHITECTURE existirem mais de um PROCESS, eles serão concorrentes entre si.
- O código sequencial pode ser usado para descrever tanto circuitos de lógica combinacional quanto de lógica sequencial.

Obs. O código sequencial é usado também dentro de FUNCTION e de PROCEDURE. Essas estruturas poderão ser estudadas posteriormente.

#### **PROCESS**

• Sintaxe:

[label:] PROCESS (sensitivity\_list) ←

[process\_declarative\_part] ←

BEGIN

sequential\_statement\_part

END PROCESS [label];

VARIABLES são declaradas aqui O PROCESS será "executado" toda vez que algum desses sinais mudar de valor.

Deverão estar listados todos os sinais que, ao mudarem de valor, possam alterar alguma saída do PROCESS.

Para lógica combinacional, isso quer dizer que **todos** os sinais que são entrada no PROCESS deverão ser listados.

#### VARIABLE

• Sintaxe:

```
[label:] PROCESS (sensitivity_list)

[VARIABLE variable1_name: type [:= default_value];]

[VARIABLE variable2_name: type [:= default_value];]
....

BEGIN
....
```



#### Uso direto dos operadores

- Assim como no código concorrente, no código sequencial é possível expressões com o uso direto dos operadores.
- Apesar da sintaxe ser a mesma, a semântica é diferente:

Código concorrente

```
x <= a OR b;
x <= a AND b;
```

Erro por múltipla atribuição

Código sequencial (dentro de um PROCESS)

```
x <= a OR b;
x <= a AND b;
```

O código é **avaliado** sequencialmente, de cima para baixo. Assim, permanece apenas a última atribuição.

### Construção IF/THEN/ELSE



Obs.: Não existe WHEN/ELSE no código sequencial

### Construção IF/THEN/ELSE

#### **Exemplos:**

```
PROCESS (a, b, c, d, e)
BEGIN
   IF a = "00" THEN
      x \leftarrow c \land AND d;
      y <= 9;
   ELSIF b = "11" THEN
      x \leftarrow c \circ OR d;
      y <= e;
   ELSE
     x <= '0';
      y <= 1;
   END IF;
END PROCESS;
```

```
PROCESS (a, b, c, d, e)
BEGIN
   IF a = "00" THEN
      x \leftarrow c \land AND d;
       y <= 9;
   ELSE
      IF b = "11" THEN
           x \leftarrow c \cap c \cap d;
            y <= e;
       ELSE
            x <= '0';
            y <= 1;
       END IF;
   END IF;
END PROCESS;
```

#### Construção IF/THEN/ELSE

#### **Exemplos:**

```
PROCESS (a, b, c, d, e)
BEGIN
   IF a = "00" THEN
      x \leftarrow c \land AND d;
      y <= 9;
   ELSIF b = "11" THEN
      x \leftarrow c \circ OR d;
      y <= e;
   ELSE
     x <= '0';
      y <= 1;
   END IF;
END PROCESS;
```

```
PROCESS (a, b, c, d, e)
BEGIN
   x <= '0';
   y <= 1;
  IF a = "00" THEN
    x \leftarrow c \land AND d;
      y <= 9;
   ELSIF b = "11" THEN
      x \leftarrow c \circ OR d;
      y <= e;
   END IF;
END PROCESS;
```

#### Construção CASE/WHEN

• Sintaxe:

```
A "|" significa OR
[label:] CASE identifier IS
    WHEN value1 =>
       expressions;
   WHEN value2 | value3 =>
                                          Faixa de
                                          valores
       expressions;
   WHEN value4 TO value7 =>
       expressions;
                                           Quando usado,
                                           deve vir por último
   WHEN OTHERS =>
       expressions;
END CASE;
```

Todos os valores possíveis do *identifier* devem ser testados

Obs.: Não existe WITH/SELECT/WHEN no código sequencial

#### Construção CASE/WHEN

#### **Exemplos:**

```
PROCESS (a, b, c, d)
BEGIN
   CASE a IS
      WHEN "000" =>
           x \leftarrow b \land AND c;
            y <= 9;
      WHEN "001" TO "101" =>
           x \leftarrow b \ OR \ c;
           y <= d;
      WHEN OTHERS =>
            x <= '0';
            y <= 1;
   END CASE;
END PROCESS;
```

#### Construção CASE/WHEN

#### **Exemplos:**

```
PROCESS (a, b, c, d)
BEGIN
  CASE a IS
     WHEN "000" =>
         IF b = '0' THEN
             x \leftarrow c \land AND d;
         ELSE
             x <= '1';
         END IF;
     WHEN "001" TO "101" =>
         WHEN OTHERS =>
         x <= '0';
   END CASE;
END PROCESS;
```

Exemplo de IF dentro de CASE

## Exemplos lógica combinacional e *latch*

A seguir vamos ver alguns exemplos de circuito de lógica combinacional e um *latch* descritos com código sequencial de VHDL:

- Decodificador
- Codificador com prioridade
- Multiplexador
- Latch

#### Exemplo dec\_2x4



Exemplo dec\_2x4: decodificador duas entradas de seleção, quatro saídas ativas em nível alto e enable ativo em nível alto



| En | trad      | las |           | Saí       | das       |    |
|----|-----------|-----|-----------|-----------|-----------|----|
| Ε  | <b>S1</b> | S0  | <b>Y3</b> | <b>Y2</b> | <b>Y1</b> | Y0 |
| 0  | Χ         | Х   | 0         | 0         | 0         | 0  |
| 1  | 0         | 0   | 0         | 0         | 0         | 1  |
| 1  | 0         | 1   | 0         | 0         | 1         | 0  |
| 1  | 1         | 0   | 0         | 1         | 0         | 0  |
| 1  | 1         | 1   | 1         | 0         | 0         | 0  |

```
LIBRARY ieee;
USE ieee.std_logic_1164.all;

ENTITY dec_2x4 IS
    PORT (
        s: IN STD_LOGIC_VECTOR(1 DOWNTO 0);
        e: IN STD_LOGIC;
        y: OUT STD_LOGIC_VECTOR(3 DOWNTO 0)
    );
END ENTITY;
```

#### Exemplo dec\_2x4



Exemplo dec\_2x4: decodificador duas entradas de seleção, quatro saídas ativas em nível alto e enable ativo em nível alto



| En | trad      | las |           | Saí       | das       |    |
|----|-----------|-----|-----------|-----------|-----------|----|
| E  | <b>S1</b> | S0  | <b>Y3</b> | <b>Y2</b> | <b>Y1</b> | Y0 |
| 0  | Χ         | Χ   | 0         | 0         | 0         | 0  |
| 1  | 0         | 0   | 0         | 0         | 0         | 1  |
| 1  | 0         | 1   | 0         | 0         | 1         | 0  |
| 1  | 1         | 0   | 0         | 1         | 0         | 0  |
| 1  | 1         | 1   | 1         | 0         | 0         | 0  |

```
ARCHITECTURE arch1 OF dec_2x4 IS
BEGIN
    PROCESS(e, s)
    BEGIN
        IF e = '0' THEN
              y <= "0000";
        ELSE
             CASE s IS
                 WHEN "00" => y <= "0001";
                 WHEN "01" => y <= "0010";
                  WHEN "10" => y <= "0100";
                  WHEN "11" => y <= "1000";
             END CASE;
        END IF;
    END PROCESS;
END arch1;
```

#### Exemplo enc\_4x2

Exemplo enc\_4x2: codificador com quatro entradas ativas em nível alto e duas saídas de código



+ prior. -

| Entradas |    |    | S  | aída      | S  |    |
|----------|----|----|----|-----------|----|----|
| 13       | 12 | I1 | 10 | <b>A1</b> | Α0 | GS |
| 0        | 0  | 0  | 0  | 0         | 0  | 0  |
| 0        | 0  | 0  | 1  | 0         | 0  | 1  |
| 0        | 0  | 1  | Χ  | 0         | 1  | 1  |
| 0        | 1  | Χ  | Χ  | 1         | 0  | 1  |
| 1        | Χ  | Χ  | Χ  | 1         | 1  | 1  |

```
LIBRARY ieee;
USE ieee.std_logic_1164.all;

ENTITY enc_4x2 IS
    PORT (
        i: IN STD_LOGIC_VECTOR(3 DOWNTO 0);
        gs: OUT STD_LOGIC;
        a: OUT STD_LOGIC_VECTOR(1 DOWNTO 0)
    );

END ENTITY;
......
```

#### Exemplo enc\_4x2

Exemplo enc\_4x2: codificador com quatro entradas ativas em nível alto e duas saídas de código



+ prior. -

| Entradas |    |    | S  | aída      | S  |    |
|----------|----|----|----|-----------|----|----|
| 13       | 12 | I1 | 10 | <b>A1</b> | Α0 | GS |
| 0        | 0  | 0  | 0  | 0         | 0  | 0  |
| 0        | 0  | 0  | 1  | 0         | 0  | 1  |
| 0        | 0  | 1  | Χ  | 0         | 1  | 1  |
| 0        | 1  | Χ  | Χ  | 1         | 0  | 1  |
| 1        | Χ  | Χ  | Χ  | 1         | 1  | 1  |

```
ARCHITECTURE arch OF enc 4x2 IS
BEGIN
    PROCESS(i)
    BEGIN
        IF i(3) = '1' THEN --i(3) tem mais prior.
             a <= "11";
        ELSIF i(2) = '1' THEN
             a <= "10";
        ELSIF i(1) = '1' THEN
             a <= "01";
        ELSE
            a <= "00";
        END IF;
                             -- nenhuma entrada ativada
        IF i = "0000" THEN
            gs <='0'
        ELSE
                              -- alguma entrada ativada
            gs <= '1';
        END IF;
    END PROCESS;
END arch;
```

#### Exemplo mux\_4x1e



Exemplo mux\_4x1e: multiplexador com quatro entradas de dados para uma saída, com enable ativo alto



```
LIBRARY ieee;
USE ieee.std logic 1164.all;
ENTITY mux 4x1e IS
    PORT (
         i: IN STD_LOGIC_VECTOR(3 DOWNTO 0);
         s: IN STD_LOGIC_VECTOR(1 DOWNTO 0);
         e: IN STD_LOGIC;
         y: OUT STD LOGIC
    );
END ENTITY;
```

#### Exemplo mux\_4x1e



Exemplo mux\_4x1e: multiplexador com quatro entradas de dados para uma saída, com enable ativo alto



```
ARCHITECTURE arch OF mux_4x1e IS
BEGIN
   PROCESS(i, e, s)
   BEGIN
       y <= '0';
       ELSE
                          -- enabled
           CASE s IS
               WHEN "00" => y <= i(0);
               WHEN "01" => y <= i(1);
               WHEN "10" => y <= i(2);
               WHEN "11" => y <= i(3);
           END CASE;
       END IF;
   END PROCESS;
END arch;
```

#### Exemplo lat\_d8



Exemplo lat\_d: *latch* D com 8 bits de dados com entrada de *enable* ativa em nível lógico alto e entrada de *clear* ativa em nível lógico baixo. A entrada de *clear* tem preferência sobre as demais.



| Entradas |   |    | Saída |
|----------|---|----|-------|
| CLR      | Ε | Dn | Qn    |
| 0        | Χ | Χ  | 0     |
| 1        | 0 | Χ  | Qa    |
| 1        | 1 | 0  | 0     |
| 1        | 1 | 1  | 1     |

```
LIBRARY ieee;
USE ieee.std_logic_1164.all;

ENTITY lat_d8 IS
    PORT (
          d: IN STD_LOGIC_VECTOR(7 DOWNTO 0);
          e, nclr: IN STD_LOGIC;
          q: OUT STD_LOGIC_VECTOR(7 DOWNTO 0)
        );
END ENTITY;
......
```

#### Exemplo lat\_d8



Exemplo lat\_d: *latch* D com 8 bits de dados com entrada de *enable* ativa em nível lógico alto e entrada de *clear* ativa em nível lógico baixo. A entrada de *clear* tem preferência sobre as demais.



| Entradas |   |    | Saída |
|----------|---|----|-------|
| CLR      | Ε | Dn | Qn    |
| 0        | Χ | Х  | 0     |
| 1        | 0 | Χ  | Qa    |
| 1        | 1 | 0  | 0     |
| 1        | 1 | 1  | 1     |

```
ARCHITECTURE arch OF lat_d8 IS
                                                    Maior
BEGIN
                                                  prioridade,
    PROCESS(e, d, nclr)
                                                    testa
    BEGIN
                                                   primeiro
          IF nclr = '0' THEN 4
                q <= (OTHERS => '0');
          ELSIF e = '1' THEN
                                                 Não tem
                                                  ELSE,
                q \leftarrow d;
                                                permanece
          END IF;
                                                 como está
    END PROCESS;
END arch;
```

## Lógica sequencial Flip-flops



- Um flip-flop é uma unidade de memória
- A diferença entre um latch e um flip-flop é que, nesse último, o sinal de controle, normalmente chamado de clock, atua apenas quando sofre uma transição de estado.
- Existem flip-flops que são disparados pela transição de '0' para '1' do *clock* (chamada de **borda de subida**) enquanto outros são disparados pela transição de '1' para '0', (chamada **borda de descida**).
- Enquanto a entrada *clock* permanece em '0' ou em '1', ou nas transições ao contrário daquela ao qual o flip-flop é sensível, não há mudança na saída do flip-flop.
- Um flip-flop pode ter entradas que mudam o estado da saída independentemente da entrada clock. São chamadas entradas assíncronas:
  - Clear: leva a saída para '0'
  - Preset: leva a saída para '1'

Exemplo d\_ff: flip-flop tipo D disparado pela borda de **subida** de *clock* 



 Entradas
 Saída

 D
 CLK
 Q

 0
 ↑
 0

 1
 ↑
 1

 X
 0
 Qa

 X
 1
 Qa

 X
 ↓
 Qa

Após a transição de subida de **CLK**, a saída passa a ser o valor da entrada **D** no instante da transição de **CLK** 

Enquando **CLK** permanece em '0', em '1' ou na transição de descida, a saída permanece como está.

Muitas vezes essas três linhas não são mostradas na tabela





| Entra | Saída        |    |
|-------|--------------|----|
| D     | CLK          | Q  |
| 0     | <b>↑</b>     | 0  |
| 1     | $\uparrow$   | 1  |
| Х     | 0            | Qa |
| Х     | 1            | Qa |
| Х     | $\downarrow$ | Qa |

```
LIBRARY ieee;
USE ieee.std_logic_1164.all;

ENTITY d_ff IS
    PORT (
        clk, d : IN STD_LOGIC;
        q : OUT STD_LOGIC
    );
END ENTITY;
......
```



Exemplo d\_ff: flip-flop tipo D disparado pela borda de subida de *clock* 



| Entr | Saída        |    |
|------|--------------|----|
| D    | CLK          | Q  |
| 0    | <b>↑</b>     | 0  |
| 1    | $\uparrow$   | 1  |
| Х    | 0            | Qa |
| Х    | 1            | Qa |
| Х    | $\downarrow$ | Qa |

```
ARCHITECTURE arch1 OF d_ff IS

BEGIN

PROCESS(clk)

BEGIN

IF clk'EVENT AND clk = '1' THEN

q <= d;

END IF;

END PROCESS;

END arch1;
```

O apóstrofo indica um **atributo**. O atributo EVENT torna-se TRUE quando há uma variação ('0'  $\rightarrow$  '1' ou '1'  $\rightarrow$  '0') no sinal associado. Pode ser usado com BIT ou STD\_LOGIC



Exemplo d\_ff: flip-flop tipo D disparado pela borda de subida de *clock* 



| Entra | Saída        |    |
|-------|--------------|----|
| D     | CLK          | Q  |
| 0     | <b>↑</b>     | 0  |
| 1     | $\uparrow$   | 1  |
| Χ     | 0            | Qa |
| Χ     | 1            | Qa |
| Χ     | $\downarrow$ | Qa |

```
ARCHITECTURE arch2 OF d_ff IS

BEGIN

PROCESS(clk)

BEGIN

IF RISING_EDGE(clk) THEN

q <= d;

END IF;

END PROCESS;

END arch1;
```

Essa função necessita da biblioteca std\_logic\_1164 Não funciona com o tipo BIT







| Entr | Saída        |    |
|------|--------------|----|
| D    | CLK          | Q  |
| 0    | $\downarrow$ | 0  |
| 1    | $\downarrow$ | 1  |
| Х    | 0            | Qa |
| Х    | 1            | Qa |
| Х    | <b></b>      | Qa |

```
LIBRARY ieee;
USE ieee.std_logic_1164.all;

ENTITY d_ff IS
    PORT (
        clk, d : IN STD_LOGIC;
        q : OUT STD_LOGIC
    );
END ENTITY;
......
```





| Entr | Saída        |    |
|------|--------------|----|
| D    | CLK          | Q  |
| 0    | $\downarrow$ | 0  |
| 1    | $\downarrow$ | 1  |
| Х    | 0            | Qa |
| Х    | 1            | Qa |
| Х    | <b>↑</b>     | Qa |

```
ARCHITECTURE arch1 OF d_ff IS

BEGIN

PROCESS(clk)

BEGIN

IF clk'EVENT AND clk = '0' THEN

q <= d;

END IF;

END PROCESS;

END arch1;
```





| Entr | Saída        |    |
|------|--------------|----|
| D    | CLK          | Q  |
| 0    | $\downarrow$ | 0  |
| 1    | $\downarrow$ | 1  |
| Х    | 0            | Qa |
| Х    | 1            | Qa |
| Х    | <b>↑</b>     | Qa |

```
ARCHITECTURE arch2 OF d_ff IS

BEGIN

PROCESS(clk)

BEGIN

IF FALLING_EDGE(clk) THEN

q <= d;

END IF;

END PROCESS;

END arch1;
```

Exemplo d\_ffe: flip-flop tipo D disparado pela borda de subida de *clock*, com *enable* ativo em nível lógico alto e *clear* assíncrono ativo em nível lógico baixo. A entrada de *clear* tem prioridade sobre todas as outras.





Exemplo d\_ffe: flip-flop tipo D disparado pela borda de subida de *clock*, com *enable* ativo em nível lógico alto e *clear* assíncrono ativo em nível lógico baixo. A entrada de *clear* tem prioridade sobre

todas as outras.



| Entradas |   |   |          | Saída |
|----------|---|---|----------|-------|
| CLR      | Ε | D | CLK      | Q     |
| 0        | Χ | Χ | Χ        | 0     |
| 1        | 0 | Χ | <b>↑</b> | Qa    |
| 1        | 1 | 0 | <b>↑</b> | 0     |
| 1        | 1 | 1 | <b>↑</b> | 1     |

```
LIBRARY ieee;
USE ieee.std_logic_1164.all;

ENTITY d_ffe IS
    PORT (
        nclr, clk, d, e : IN STD_LOGIC;
        q : OUT STD_LOGIC
    );
END ENTITY;
......
```



Exemplo d\_ffe: flip-flop tipo D disparado pela borda de subida de *clock*, com *enable* ativo em nível lógico alto e *clear* assíncrono ativo em nível lógico baixo. A entrada de *clear* tem prioridade sobre

todas as outras.



| Entradas |   |   |            | Saída |
|----------|---|---|------------|-------|
| CLR      | Ε | D | CLK        | Q     |
| 0        | Χ | Χ | Χ          | 0     |
| 1        | 0 | Χ | <b>↑</b>   | Qa    |
| 1        | 1 | 0 | $\uparrow$ | 0     |
| 1        | 1 | 1 | $\uparrow$ | 1     |

```
ARCHITECTURE arch1 OF d_ffe IS
                                      É necessário incluir a
BEGIN
                                         entrada nclr
    PROCESS(nclr, clk)
    BEGIN
         IF nclr = '0' THEN
              q <= '0';
         ELSIF RISING_EDGE(clk) THEN
              IF e = '1' THEN
                   q \leftarrow d;
              END IF;
         END IF:
    END PROCESS;
END arch1;
```



Exemplo d\_ffe: flip-flop tipo D disparado pela borda de subida de *clock*, com *enable* ativo em nível lógico alto e *clear* assíncrono ativo em nível lógico baixo. A entrada de *clear* tem prioridade sobre

todas as outras.



| Entradas |   |   |          | Saída |
|----------|---|---|----------|-------|
| CLR      | Ε | D | CLK      | Q     |
| 0        | Χ | Χ | Χ        | 0     |
| 1        | 0 | Χ | <b>↑</b> | Qa    |
| 1        | 1 | 0 | <b>↑</b> | 0     |
| 1        | 1 | 1 | <b>↑</b> | 1     |

```
ARCHITECTURE arch2 OF d_ffe IS

BEGIN

PROCESS(nclr, clk, e)

BEGIN

IF nclr = '0' THEN

q <= '0';

ELSIF RISING_EDGE(clk) AND e = '1' THEN

q <= d;

END IF;

END PROCESS;

END arch2;

Nesse caso, a entrada e tem de estar na lista de sensibilidade
```

### Exemplo reg8

Exemplo reg8: 8 flip-flops tipo D disparados pela borda de subida de *clock*, formando um **registrador de 8 bits**, com *enable* ativo em nível lógico alto e *clear* assíncrono ativo em nível lógico baixo. A entrada de *clear* tem prioridade sobre todas as outras.



#### Exemplo reg8



Exemplo reg8: 8 flip-flop tipo D bits disparados pela borda de subida de *clock*, formando um **registrador de 8 bits**, com *enable* ativo em nível lógico alto e *clear* assíncrono ativo em nível lógico baixo. A entrada de *clear* tem prioridade sobre todas as outras.



| Entradas |   |    |            | Saída |
|----------|---|----|------------|-------|
| CLR      | Ε | Dn | CLK        | Qn    |
| 0        | Χ | Χ  | Χ          | 0     |
| 1        | 0 | Χ  | $\uparrow$ | Qna   |
| 1        | 1 | 0  | $\uparrow$ | 0     |
| 1        | 1 | 1  | $\uparrow$ | 1     |

```
LIBRARY ieee;
USE ieee.std_logic_1164.all;

ENTITY reg8 IS
    PORT (
        nclr, clk, e : IN STD_LOGIC;
        d: IN STD_LOGIC_VECTOR(7 DOWNTO 0);
        q : OUT STD_LOGIC_VECTOR(7 DOWNTO 0)
    );

END ENTITY;
......
```

# Exemplo reg8



Exemplo reg8: 8 flip-flop tipo D bits disparados pela borda de subida de *clock*, formando um **registrador de 8 bits**, com *enable* ativo em nível lógico alto e *clear* assíncrono ativo em nível lógico baixo. A entrada de *clear* tem prioridade sobre todas as outras.



|     | Saída |    |            |     |
|-----|-------|----|------------|-----|
| CLR | Ε     | Dn | Qn         |     |
| 0   | Χ     | Χ  | Χ          | 0   |
| 1   | 0     | Χ  | $\uparrow$ | Qna |
| 1   | 1     | 0  | $\uparrow$ | 0   |
| 1   | 1     | 1  | $\uparrow$ | 1   |

```
ARCHITECTURE arch1 OF reg8 IS
                                       Todos os bits do
BEGIN
                                    registrador são zerados
    PROCESS(nclr, clk)
    BEGIN
         IF nclr = '0' THEN
              q <= (OTHERS => '0');
         ELSIF RISING_EDGE(clk) THEN
             IF e = '1' THEN
                  q \ll d;
              END IF;
         END IF;
    END PROCESS;
END arch1;
```

## Exemplo reg8



Exemplo reg8: 8 flip-flop tipo D bits disparados pela borda de subida de *clock*, formando um **registrador de 8 bits**, com *enable* ativo em nível lógico alto e *clear* assíncrono ativo em nível lógico baixo. A entrada de *clear* tem prioridade sobre todas as outras.



|     | Saída |    |            |     |
|-----|-------|----|------------|-----|
| CLR | Ε     | Dn | Qn         |     |
| 0   | Χ     | Χ  | Χ          | 0   |
| 1   | 0     | Χ  | $\uparrow$ | Qna |
| 1   | 1     | 0  | $\uparrow$ | 0   |
| 1   | 1     | 1  | $\uparrow$ | 1   |

```
ARCHITECTURE arch2 OF reg8 IS

BEGIN

PROCESS(nclr, clk, e)

BEGIN

IF nclr = '0' THEN

q <= (OTHERS => '0');

ELSIF RISING_EDGE(clk) AND e = '1' THEN

q <= d;

END IF;

END PROCESS;

END arch2;
```







| En  | Saída |            |    |
|-----|-------|------------|----|
| CLR | Т     | CLK        | Q  |
| 0   | Χ     | Χ          | 0  |
| 1   | 0     | <b>↑</b>   | Qa |
| 1   | 1     | $\uparrow$ | Qa |

```
LIBRARY ieee;
USE ieee.std_logic_1164.all;

ENTITY t_ff IS
    PORT (
        nclr, clk, t : IN STD_LOGIC;
        q : OUT STD_LOGIC
    );
END ENTITY;
......
```





| En  | Saída |            |    |
|-----|-------|------------|----|
| CLR | Т     | CLK        | Q  |
| 0   | Χ     | Χ          | 0  |
| 1   | 0     | $\uparrow$ | Qa |
| 1   | 1     | $\uparrow$ | Qa |

```
ARCHITECTURE arch1 OF t ff IS
                                         Como o flip-flop
BEGIN
                                         precisa ser lido,
    PROCESS(nclr, clk)
                                         não pode ser do
         VARIABLE ff : STD_LOGIC;
                                          modo OUT
    BEGIN
         IF nclr = '0' THEN
             ff := '0';
         ELSIF RISING_EDGE(clk) THEN
             IF t = '1' THEN
                  ff := NOT ff;
             END IF;
         END IF;
         q <= ff;
    END PROCESS;
END arch1;
```





| En  | Saída |            |    |
|-----|-------|------------|----|
| CLR | Т     | CLK        | Q  |
| 0   | Χ     | Χ          | 0  |
| 1   | 0     | <b>↑</b>   | Qa |
| 1   | 1     | $\uparrow$ | Qa |

```
ARCHITECTURE arch1 OF t ff IS
                                          Então precisa
BEGIN
                                          ser declarado
    PROCESS(nclr, clk)
                                         como VARIABLE
         VARIABLE ff : STD_LOGIC;
                                           ou SIGNAL
    BEGIN
         IF nclr = '0' THEN
             ff := '0';
         ELSIF RISING_EDGE(clk) THEN
             IF t = '1' THEN
                  ff := NOT ff;
             END IF;
         END IF;
                               VARIABLE recebe valor
         q <= ff;
    END PROCESS;
                                     com :=
END arch1;
```





| En  | Saída |          |    |
|-----|-------|----------|----|
| CLR | Т     | CLK      | Q  |
| 0   | Χ     | Χ        | 0  |
| 1   | 0     | <b>↑</b> | Qa |
| 1   | 1     | 1        | Qa |

```
ARCHITECTURE arch2 OF t_ff IS
                                        É necessário
BEGIN
                                   acrescentar a entrada t
    PROCESS(nclr, clk, t)
         VARIABLE ff : STD_LOGIC;
    BEGIN
         IF nclr = '0' THEN
             ff := '0';
         ELSIF RISING_EDGE(clk) AND t = '1' THEN
             ff := NOT ff;
         END IF;
         q <= ff;
    END PROCESS;
END arch2;
```





| En  | Saída |            |    |
|-----|-------|------------|----|
| CLR | T     | CLK        | Q  |
| 0   | Χ     | Χ          | 0  |
| 1   | 0     | $\uparrow$ | Qa |
| 1   | 1     | $\uparrow$ | Qa |





Exemplo jk\_ff: flip-flop tipo JK disparado pela borda de subida de *clock* com *clear* e *preset* assíncronos ativos em nível lógico baixo. A entrada de *clear* tem prioridade sobre *preset*, que, por sua vez, tem prioridade sobre as demais.



|     | Saída |   |   |          |    |
|-----|-------|---|---|----------|----|
| CLR | PR    | J | K | CLK      | Q  |
| 0   | Χ     | Χ | Χ | Χ        | 0  |
| 1   | 0     | Χ | Χ | Χ        | 1  |
| 1   | 1     | 0 | 0 | <b>↑</b> | Qa |
| 1   | 1     | 0 | 1 | <b>↑</b> | 0  |
| 1   | 1     | 1 | 0 | 1        | 1  |
| 1   | 1     | 1 | 1 | <b>↑</b> | Qa |

Clear assíncrono.

Preset assíncrono.

$$J = K = '0'$$
.

A saída não muda (memória)

Neset silicione



Exemplo jk\_ff: flip-flop tipo JK disparado pela borda de subida de *clock* com *clear* e *preset* assíncronos ativos em nível lógico baixo. A entrada de *clear* tem prioridade sobre *preset*, que, por sua vez, tem prioridade sobre as demais.



|     | Saída |   |   |          |    |
|-----|-------|---|---|----------|----|
| CLR | PR    | J | K | CLK      | Q  |
| 0   | Χ     | Χ | Χ | Χ        | 0  |
| 1   | 0     | Χ | Χ | Χ        | 1  |
| 1   | 1     | 0 | 0 | <b>↑</b> | Qa |
| 1   | 1     | 0 | 1 | <b>↑</b> | 0  |
| 1   | 1     | 1 | 0 | <b>↑</b> | 1  |
| 1   | 1     | 1 | 1 | <b>↑</b> | Qa |

```
LIBRARY ieee;
USE ieee.std_logic_1164.all;

ENTITY jk_ff IS
    PORT (
        nclr, npr, clk, j, k : IN STD_LOGIC;
        q : OUT STD_LOGIC
    );
END ENTITY;
......
```

#### Exemplo jk\_ff: flip-flop tipo JK



|     | Saída |   |   |            |    |
|-----|-------|---|---|------------|----|
| CLR | PR    | J | K | CLK        | Q  |
| 0   | Χ     | Χ | Χ | Χ          | 0  |
| 1   | 0     | Χ | Χ | Χ          | 1  |
| 1   | 1     | 0 | 0 | $\uparrow$ | Qa |
| 1   | 1     | 0 | 1 | $\uparrow$ | 0  |
| 1   | 1     | 1 | 0 | $\uparrow$ | 1  |
| 1   | 1     | 1 | 1 | 1          | Qa |

```
ARCHITECTURE arch1 OF jk_ff IS
BEGIN
     PROCESS(nclr, npr, clk, j, k)
    VARIABLE ff : STD_LOGIC;
          VARIABLE jk : STD_LOGIC_VECTOR(1 DOWNTO 0);
     BEGIN
          jk := j & k;
          IF nclr = '0' THEN
          ELSIF npr = '0' THEN
                ff := '1';
           ELSIF RISING_EDGE(clk) THEN
                CASE jk IS
                     WHEN "00" => ff := ff;
WHEN "01" => ff := '0';
WHEN "10" => ff := '1';
                      WHEN "11" => ff := NOT ff;
                END CASE;
          END IF;
          q <= ff;
                                      Todos os valores de jk
     END PROCESS;
                                       têm de ser testados
END arch1;
```

#### Exemplo jk ff: flip-flop tipo JK



|     | Saída |   |   |            |    |
|-----|-------|---|---|------------|----|
| CLR | PR    | J | K | CLK        | Q  |
| 0   | Χ     | X | Χ | Χ          | 0  |
| 1   | 0     | Χ | Χ | Χ          | 1  |
| 1   | 1     | 0 | 0 | <b>↑</b>   | Qa |
| 1   | 1     | 0 | 1 | <b>↑</b>   | 0  |
| 1   | 1     | 1 | 0 | $\uparrow$ | 1  |
| 1   | 1     | 1 | 1 | 1          | Qa |

```
ARCHITECTURE arch2 OF jk_ff IS
BEGIN
      PROCESS(nclr, npr, clk, j, k)
    VARIABLE ff : STD_LOGIC;
       BEGIN
           IF nclr = '0' THEN
                ff := '0';
           ELSIF npr = '0' THEN
                ff := '1';
           ELSIF RISING_EDGE(clk) THEN

IF j = '0' AND k = '1' THEN ff := '0';

ELSIF j = '1' AND k = '0' THEN ff := '1';

ELSIF j = '1' AND k = '1' THEN ff := NOT ff;
                END IF;
            END IF;
                                                 Quando \mathbf{j} = \mathbf{k} = '0'
                                                  (não testado), ff
           q <= ff;
       END PROCESS;
                                              permanece como está
END arch2;
```



Exemplo jk\_ff: flip-flop tipo JK disparado pela borda de subida de *clock* com *clear* e *preset* assíncronos ativos em nível lógico baixo. A entrada de *clear* tem prioridade sobre *preset*, que, por sua vez, tem prioridade sobre as demais.



|     | Entradas |   |   |            |    |            |
|-----|----------|---|---|------------|----|------------|
| CLR | PR       | J | K | CLK        | Q  |            |
| 0   | Χ        | Χ | Χ | Χ          | 0  | <b>←</b> C |
| 1   | 0        | Χ | Χ | Χ          | 1  | <b>←</b> P |
| 1   | 1        | 0 | 0 | $\uparrow$ | Qa | <b>←</b> M |
| 1   | 1        | 0 | 1 | $\uparrow$ | 0  | <b>←</b> R |
| 1   | 1        | 1 | 0 | 1          | 1  | <b>←</b> S |
| 1   | 1        | 1 | 1 | $\uparrow$ | Qa | ← т        |



